在進行標準的eft/esd測試時,把幹擾脈衝從設備外部耦合到內部,同時監視設備的工作狀態。如果設備(bèi)沒有通過(guò)這些標準(zhǔn)的測試,測試(shì)本身幾乎不能提供任何如何解決問題的信息。 怎樣做好eft/ esd問題的測量和定位,並且要想定位被測物(eut)對突(tū)發幹擾敏感的原因和位置,必須進行信號測量。但是如果采用示波器進行測量(liàng)的話,eut內部的幹擾會產生變化。例如圖1中,使用金屬導線(xiàn)的探頭連接到示波器,會形成一個額外的幹擾電流路徑,從(cóng)而影響測試結果,很難定位產生esd/eft問題的原(yuán)因。
圖1 用(yòng)示波器測量(liàng)eft/esd 怎樣做好eft/ esd問題的測量和定位,我們先要了解eft/esd幹擾電路正常工作的機理。 在進行eft/esd等抗擾度測試時,需(xū)要把相應的突發幹擾施加(jiā)到eut的電源線,信號線或者(zhě)機箱等位置。幹(gàn)擾電流會通過電纜或者機箱,流入eut的內部電路,可能會引起eut技術指標(biāo)的下(xià)降,例(lì)如幹擾音頻(pín)或視頻信號,或者引起通信誤碼等;也可能引起係統複位,停止(zhǐ)工作,甚至損壞器件等。 電子產品的抗幹擾特性,取決於其pcb設計和集成電路(lù)的敏感度。電路對eft/esd信號敏感的位(wèi)置,一般能被很(hěn)好的定位。形成(chéng)這(zhè)些"敏感點"的原因,很大程度上取決於gnd/vcc的(de)形狀以及集成電路的類型和製造商。 實踐發現(xiàn),怎樣做好eft/ esd問題的測量和定位,產生eft/esd問題的主要的原因是,幹擾電流的主(zhǔ)要(yào)部分會流入低阻抗的電源係統。幹擾電流能(néng)通過直接(jiē)的連接進入gnd係統,再由(yóu)線路連接,從另外一個地方耦合出來;幹擾電流也(yě)能通(tōng)過直接連接進入gnd係統,然(rán)後(hòu)通過和金(jīn)屬塊(例如機箱)等物體的容(róng)性耦合方式,以電場的(de)方式(shì)(場束)耦合出(chū)來。
圖2中,幹擾脈衝電流i通過電纜或者電容滲透到pcb內(nèi)。由幹擾電流產生電(diàn)場幹擾(電場強度e)或者磁場幹擾(磁(cí)場強度b)。磁脈衝(chōng)場b或電(diàn)脈衝場e是影響pcb主要的基本元素(sù),一般來(lái)說,敏感點要麽僅對磁場(chǎng)敏(mǐn)感,要麽僅對電場敏感。 幹擾(rǎo)電流i通過電(diàn)源線注入到設備內部。由於(yú)旁路電容c的存在,一部分電流ia離開了被測物,內部的幹擾電流ii被減少了(le)。圖中所示的(de)由幹擾電流(liú)ii產生的磁場(chǎng)b會影響它周圍幾厘米範圍內的(de)電路模塊,一般電路模(mó)塊內隻會有很少的(de)信號線會對磁場b敏感。 需要注意,磁場不僅僅由電源線電(diàn)纜上(shàng)幹擾電流(liú)i以及排狀電纜上的電流產生,旁路電容c的電流(liú)路(lù)徑以及(jí)內部gnd和vcc上的電流,會擴大幹擾範圍(wéi)。 在電源係統(主要是gnd)上(shàng)流動的幹擾(rǎo)電流,產生的很強的寬頻譜電磁場(chǎng),能幹擾其(qí)周圍幾厘米範圍內的集成電路或者信號線,如(rú)果敏感的(de)信號(hào)線(xiàn)或者器件,例如複(fù)位信號、片選信(xìn)號、晶(jīng)體等,正(zhèng)好放置在幹擾電流路徑周圍,係(xì)統就可能(néng)由此引起各種不穩定的現象。 一般(bān)情況下(xià),一(yī)塊pcb上隻會存在少量的敏感點,而(ér)且(qiě)每個敏感點也會被限製在很少(shǎo)的區域。在把這些敏感點找出來,並采取適當的(de)手段後,就能提高產(chǎn)品的(de)抗幹擾性能。 由此可見,怎樣(yàng)做好eft/esd問題的測量(liàng)和定位(wèi),為(wéi)了定(dìng)位eut不能通過eft/esd測試的原因,我們就必須首先找出這些突發幹擾在係統內部的電流路徑(jìng),再找出該路徑周圍存在哪些敏感的信號線和器(qì)件(敏感(gǎn)點),之後可以采取改(gǎi)善(shàn)接地係統以改變電流路徑,或(huò)者移動敏感信號線和器(qì)件的位置等方(fāng)法(fǎ),從根本上以低的成本解決eft/esd問題。
電話
微信